logo好方法网

像素驱动电路、显示面板和电子设备


技术摘要:
本申请实施例提供一种像素驱动电路、显示面板和电子设备。本申请在模拟像素驱动电路和发光器件之间设置发光控制单元,通过发光控制单元控制发光器件的发光时长,这样,在用于产生驱动电流的数据电压的增加的情况下也能保持发光亮度不变。因此,采用本申请实施例提供的  全部
背景技术:
显示面板的像素驱动电路包括模拟像素驱动电路和数字像素驱动电路。其中,模 拟像素驱动电路的原理为:由于流过驱动晶体管的电流与显示灰阶是一一对应的,并且流 过驱动晶体管的电流与数据电压有关,因此,通过控制表示灰阶的数据电压可以实现对应 灰阶的显示。 具体的,对于模拟像素驱动电路,驱动晶体管工作在饱和区,通过控制驱动晶体管 的栅源电压,从而控制晶体管的饱和区电流的大小,即流过发光器件的电流,实现了对显示 亮度的控制。 其中,由于制作上的差异,每个子像素的驱动晶体管的阈值电压会有差别。尤其是 在显示低灰阶时,数据电压较小,驱动晶体管的栅源电压差较小,对晶体管阈值电压的差异 比较敏感,因此,即使将相同的数据电压施加到各子像素的驱动晶体管上,也会出现流入有 机发光二极管(OLED)的电流不一致的情况,导致显示面板的显示亮度不均匀。
技术实现要素:
本申请实施例提供一种像素驱动电路、显示面板和电子设备,以提高发光器件发 光的稳定性和显示面板亮度的均匀性。 第一方面,本申请实施例提供一种像素驱动电路,包括: 模拟像素驱动电路和发光控制单元; 所述模拟像素驱动电路的第一端与第一电压源连接,所述模拟像素驱动电路的第 二端与所述发光控制单元的第一端连接,所述发光控制单元的第二端与发光器件的第一端 连接,所述发光器件的第二端与第二电压源连接; 所述模拟像素驱动电路,用于在数据电压和所述第一电压源电压的控制下,为所 述发光器件提供驱动电流; 所述发光控制单元,用于在所述发光器件的发光亮度确定的基础上,根据所述数 据电压的大小控制所述发光器件的发光时长。 可选的,所述发光控制单元包括:第一晶体管单元、第二晶体管单元和存储电容单 元; 所述第一晶体管单元的控制端与第一扫描线连接,所述第一晶体管单元的第一端 与第三电压源连接,所述第一晶体管单元的第二端与所述第二晶体管单元的控制端连接, 所述第二晶体管单元的第一端与所述模拟像素驱动电路连接,所述第二晶体管单元的第二 端与所述发光器件连接;所述存储电容单元的第一端与所述第一电压源连接,所述存储电 容单元的第二端与所述第二晶体管单元的控制端连接; 4 CN 111583871 A 说 明 书 2/11 页 所述第三电压源,用于提供不同电压值的第一电压和第二电压,其中,所述第一电 压用于控制所述第二晶体管单元以使所述发光器件发光,所述第二电压用于控制所述第二 晶体管单元以使所述发光器件不发光; 所述第一晶体管单元,用于在所述第一扫描线提供的扫描电压的作用下第一次导 通时,将所述第一电压传输至所述第二晶体管单元的控制端,在第二次导通时,将所述第二 电压传输至所述第二晶体管单元的控制端,其中,在所述发光器件的发光亮度确定的基础 上,所述第二次导通与第一次导通之间的时间间隔与所述数据电压的大小有关; 所述存储电容单元,用于在所述第一晶体管单元处于截止至状态时,维持所述第 二晶体管单元的控制端电压的稳定; 所述第二晶体管单元,用于在接收到所述第一电压至接收到所述第二电压之间, 控制所述发光器件发光,在接收到所述第二电压至下次接收到所述第一电压之间,控制所 述发光器件不发光。 可选的,所述第一晶体管单元包括一P型薄膜晶体管,和/或,所述第二晶体管单元 包括一P型薄膜晶体管。 可选的,所述存储电容单元包括一存储电容。 可选的,所述发光控制单元包括:第三晶体管单元和第四晶体管单元; 所述第三晶体管单元的控制端与第二扫描线连接,所述第三晶体管单元的第一端 与第四电压源连接,所述第三晶体管单元的第二端与所述第四晶体管单元的控制端连接, 所述第四晶体管单元的第一端与所述模拟像素驱动电路连接,所述第四晶体管单元的第二 端与所述发光器件连接; 所述第四电压源,用于提供第三电压,所述第三电压用于控制所述第四晶体管单 元以使所述发光器件发光; 所述第三晶体管单元,用于在所述第二扫描线提供扫描电压时处于导通状态,将 所述第三电压传输至所述第四晶体管单元的控制端,在所述第二扫描线停止提供扫描电压 时处于截止状态,停止将所述第三电压传输至所述第四晶体管单元的控制端,其中,在所述 发光器件的发光亮度确定的基础上,所述第二扫描线提供扫描电压的时长与所述数据电压 的大小有关; 所述第四晶体管单元,用于在接收到所述第三电压的时长内,控制所述发光器件 发光,在没有接收到所述第三电压的时长内,控制所述发光器件不发光。 可选的,所述第三晶体管单元包括一P型薄膜晶体管,和/或,所述第四晶体管单元 包括一P型薄膜晶体管。 可选的,所述发光控制单元包括:第五晶体管单元; 所述第五晶体管单元的控制端与第五电压源连接,所述第五晶体管单元的第一端 与所述模拟像素驱动电路连接,所述第五晶体管单元的第二端与所述发光器件连接; 所述第五电压源提供不同电压值的第四电压和第五电压,所述第四电压用于控制 所述第五晶体管单元以使所述发光器件发光,所述第五电压用于控制所述第五晶体管单元 以使所述发光器件不发光,其中,在所述发光器件的发光亮度确定的基础上,所述第五电压 源由输出所述第四电压调整为输出所述第五电压之间的时间间隔与所述数据电压的大小 有关; 5 CN 111583871 A 说 明 书 3/11 页 所述第五晶体管单元,用于在接收所述第四电压的时长内,控制所述发光器件发 光,在接收所述第五电压的时长内,控制所述发光器件不发光。 可选的,第五晶体管单元包括一P型薄膜晶体管或一N型薄膜晶体管。 第二方面,本申请实施例提供一种显示面板,包括本申请实施例第一方面以及任 一种可能的实现方式所述的像素驱动电路,所述像素驱动电路包括扫描电压输入端和数据 电压输入端;所述显示面板还包括:扫描驱动电路、数据驱动电路、多条扫描线和多条数据 线;所述扫描驱动电路的端口与多条所述扫描线电连接;所述像素驱动电路的扫描电压输 入端电连接一条扫描线,所述像素驱动电路的数据电压输入端电连接一条数据线。 第三方面,本申请实施例提供一种终端设备,包括处理装置、存储装置,以及本申 请实施例第二方面所述的显示面板。 本申请实施例提供一种像素驱动电路、显示面板和电子设备。本申请在模拟像素 驱动电路和发光器件之间设置发光控制单元,通过发光控制单元控制发光器件的发光时 长,这样,在用于产生驱动电流的数据电压的增加的情况下也能保持发光亮度不变。因此, 采用本申请实施例提供的像素驱动电路,可以增加灰阶对应的数据电压的范围,以增加灰 阶之间的数据电压的差值,这样,可以避免由于晶体管阈值电压的差异导致的显示面板上 发光器件之间发光不均匀的问题,也可以避免数据电压发生微小变化就引起灰阶变化较 大,而使发光器件发光亮度变化较大的问题,增加了发光器件发光的稳定性和显示面板亮 度的均匀性。 附图说明 为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现 有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本申 请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以 根据这些附图获得其他的附图。 图1为本申请一实施例提供的像素驱动电路的结构示意图; 图2为本申请另一实施例提供的像素驱动电路的结构示意图; 图3为本申请另一实施例提供的像素驱动电路的结构示意图; 图4为与图3所示像素驱动电路对应的一帧时间内的时序图; 图5为本申请另一实施例提供的像素驱动电路的结构示意图; 图6为本申请另一实施例提供的像素驱动电路的结构示意图 图7为与图6所示像素驱动电路对应的一帧时间内的时序图 图8为本申请另一实施例提供的像素驱动电路的结构示意图; 图9为本申请另一实施例提供的像素驱动电路的结构示意图; 图10为与图9所示像素驱动电路对应的一帧时间内的时序图; 图11为本申请另一实施例提供的像素驱动电路的结构示意图; 图12为本申请另一实施例提供的像素驱动电路的结构示意图; 图13为本申请另一实施例提供的像素驱动电路的结构示意图; 图14为本申请一实施例提供的显示面板的结构示意图; 图15为本申请一实施例提供的终端设备的结构示意图。 6 CN 111583871 A 说 明 书 4/11 页
分享到:
收藏